信号完整性分析与S参数测量专题报告
网友 |
问题 |
日期 |
【问】panyu0905 |
此仪器就是测试射频电路的吗 |
2010-11-23 10:49:00 |
【答】 |
不是测试射频电路。是针对信号完整性的测试,主要高速信号的传输载体,比如PCB,电缆,接插件等 |
|
【问】gongdaoli |
高速布线在信号完整性上有哪些需要注意的事项? |
2010-11-23 10:49:00 |
【答】 |
PCB的叠层设置,地平面,电源平面的设计,走线阻抗控制等等 |
|
【问】薄文伟 |
麻烦老师解释一下去耦,可以吗?谢谢 |
2010-11-23 10:49:00 |
【答】 |
把干扰信号与关心的电路分离。比如有源芯片的电源引脚附件一般放置去耦电容,可以把电源上的开关同步噪声旁路,避免干扰整个电源网络 |
|
【问】zhangliangstu |
请问大概多少频率以上的信号就需要信号完整性分析? |
2010-11-23 10:49:00 |
【答】 |
当信号波形的边沿时间小于走线传播延迟的6倍(即tr<6tpd)(也有说法tr<2tpd就应视为传输线),则该走线视为传输线(Transmission lines),或分布参数系统。这种情况下需要考虑SI |
|
【问】Lamborghini |
请问一下专家,在PCB设计中,有的时候信号不是一直在高频工作的;或者是由部分是工作在高频,有的是在低频,那么在设计PCB时,应注意哪几点? |
2010-11-23 10:49:00 |
【答】 |
按照信号工作的最高频率来考虑PCB设计 |
|
【问】xxlsml |
我们用的ATCA机箱背板互连上出现问题,串行数据传输出错,在不改变硬件的前提下能有什么方法来解决问题么 |
2010-11-23 10:49:00 |
【答】 |
可以使用力科示波器的串行数据分析功能看一下信号质量,计算出抖动等,再做进一步的分析 |
|
【问】lxfssxr19 |
我想了解怎样进行S参数测试?相关的文档有吗? |
2010-11-23 10:49:00 |
【答】 |
请查看博客http://blog.ednchina.com/frankie_wang/ |
|
【问】lijundianxin |
用的高频多还是低频多 |
2010-11-23 10:49:00 |
【答】 |
取决于具体应用 |
|
【问】jjkwz |
较准套件是什么工作原理? |
2010-11-23 10:49:00 |
【答】 |
这个问题暂时没有人回答呦! |
|
【问】jjkwz |
能介绍一些好的学习资料么? |
2010-11-23 10:48:00 |
【答】 |
请上GOOGLE搜索汪进进的博客 |
|
【问】zdqx12 |
恩。仪器的校准 有效期是多久。要是厂商来人校,还是使用者可以直接用使用手册来校? |
2010-11-23 10:48:00 |
【答】 |
一年。厂家负责校准 |
|
【问】yanyinzhong |
我现在在搞单片机 请问在信号传输方面有什么要注意的吗? |
2010-11-23 10:48:00 |
【答】 |
主要是信号的边沿时间和信号走线。如果满足下面的条件,应该注意信号完整性。当信号波形的边沿时间小于走线传播延迟的6倍(即tr<6tpd)(也有说法tr<2tpd就应视为传输线),则该走线视为传输线(Transmission lines),或分布参数系统。 |
|
【问】rainbowII |
一般多少频率的信号才考虑信号完整性? |
2010-11-23 10:48:00 |
【答】 |
当信号波形的边沿时间小于走线传播延迟的6倍(即tr<6tpd)(也有说法tr<2tpd就应视为传输线),则该走线视为传输线(Transmission lines),或分布参数系统。这种情况下需要考虑信号完整性 |
|
【问】茄子打卤面 |
在MCU和SDRAM之间一般会串接进行阻抗匹配,是串接在源端匹配还是串接在终端的效果好一点呢?为什么通常情况下都是选择33欧姆?谢谢! |
2010-11-23 10:48:00 |
【答】 |
一般在源端匹配。33欧姆是个一般值,可感觉仿真、测量的结果调整,比如22~75欧姆 |
|
【问】jackwang |
信号完整性里很重要的一个就是JITTER和PHASE NOISE。以前的时钟都用JITTER表征性能,现在好多用PHASE NOISE了。那怎么用新的PHASE NOISE性能和原来的JITTER要求作对比,判断是否合用? |
2010-11-23 10:48:00 |
【答】 |
这个问题暂时没有人回答呦! |
|