Design @Machxo2 speed
网友 |
问题 |
日期 |
【问】lixinliang |
有嵌入式的解决方案吗?Xilinx今年推出了ZYNQ系列,Lattice有类似的SOC产品吗? |
2012-09-25 11:24:35 |
【答】 |
我们现在还没有这种类型的SOC器件 |
|
【问】j03128 |
XO2相比其它公司的FPGA上手会不会容易一点,开发周期会不会短一点? |
2012-09-25 11:21:32 |
【答】 |
是的,如果您用过其他公司的芯片,您会发现 XO2 使用起来非常方便。 |
|
【问】lingf |
功耗方面有优势吗? |
2012-09-25 11:21:16 |
【答】 |
此款芯片有超低功耗版本,最低18uA |
|
【问】cainiaozwj |
lattice的时钟数据恢复是用什么方法的实现的? |
2012-09-25 11:20:37 |
【答】 |
如果是SERDES接口,那么将使用SERDES内部的CDR进行数据和时钟的自恢复。 如果要用普通IO,那么需要用内部PLL进行多相位采用判决机制 |
|
【问】啸风 |
XO2 开发是使用 verilog和VHDL ? |
2012-09-25 11:19:30 |
【答】 |
verilog 与 vhdl 都可以用。 |
|
【问】ezcui |
有无价格竞争优势? |
2012-09-25 11:18:08 |
【答】 |
有价格优势 |
|
【问】love776023324 |
这个芯片有哪些封装 |
2012-09-25 11:17:48 |
【答】 |
请参考lattice网站上的datasheet,CSBGA,TQFP,BGA 都有 |
|
【问】zhaochunliang |
请问该款fpga的价格是多少 |
2012-09-25 11:17:37 |
【答】 |
需要去代理商威健国际贸易有限公司 向LATTICE小组销售询价,不同容量价格不同的 |
|
【问】novelwxy |
使用xo2可以方便的实现多芯片间LVDS总线通信吗(BLVDS)?需要时钟总线吗? |
2012-09-25 11:16:33 |
【答】 |
这需要看你设计的是同步总线还是异步(时钟恢复CDR模式)。 相对来说同步设计需要随路时钟。这种设计会简单很多 |
|
【问】qditz |
Lattice的最低功耗能达到多少? |
2012-09-25 11:16:13 |
【答】 |
18uA |
|
【问】iwqt1983 |
XO2性价很高,希望能在技术上给大家更多的支持.谢谢了。 |
2012-09-25 11:15:45 |
【答】 |
这个问题暂时没有人回答呦! |
|
【问】ezcui |
安全保密性能有无保障? |
2012-09-25 11:15:27 |
【答】 |
保证 |
|
【问】xieyuanfu |
软件开发平台 是免费的不? |
2012-09-25 11:11:53 |
【答】 |
使用 XO2, 软件开发平台是完全免费的。 |
|
【问】gsqycx |
开发平台能否应用别的厂商的? |
2012-09-25 11:11:46 |
【答】 |
不可以,每家FPGA厂商都是用自己的开发平台开发自己的产品的 |
|
【问】iwqt1983 |
最好以且把adc da也集成上 |
2012-09-25 11:10:51 |
【答】 |
lattice网站上有使用LVDS I/O做ADC的参考例子, |
|