Design @Machxo2 speed
网友 |
问题 |
日期 |
【问】iwqt1983 |
以后会出吗? |
2012-09-25 11:10:32 |
【答】 |
这个问题暂时没有人回答呦! |
|
【问】zwjiang |
电压是3.3v吗 |
2012-09-25 11:09:27 |
【答】 |
电压有3.3V单独供电的版本 |
|
【问】xieyuanfu |
像SPI I2C这些都内部包含硬核了吗? |
2012-09-25 11:07:56 |
【答】 |
这个问题暂时没有人回答呦! |
|
【问】bbanianj |
听起来好像I2C控制有点复杂啊,请问这款处理器上的i2c的停止位能否由程序自由控制?比如发送一个字节后立即跟随一个停止位。 |
2012-09-25 11:04:36 |
【答】 |
如果使用我们的I2C参考代码的话,不需要对I2C口进行控制。您只需要对扩展的数据接口进行使用就可以了 |
|
【问】iwqt1983 |
为什么我网上订购的板子好久也不处理? |
2012-09-25 11:03:49 |
【答】 |
也可以通过代理商下订单。那样联系接口人会方便很多 |
|
【问】啸风 |
这个有免费申请的没? |
2012-09-25 11:03:48 |
【答】 |
license可以在网上免费申请 |
|
【问】iwqt1983 |
XO2可以减轻主控制器的负担. |
2012-09-25 11:02:40 |
【答】 |
的确,小型的 XO2 更适合做主芯片的 IO EXPANDER. |
|
【问】yangalex |
嵌入SPI 和IIC硬核后,引脚是否可以灵活定义? |
2012-09-25 11:02:32 |
【答】 |
除专用脚以外,都可以灵活定义 |
|
【问】j03128 |
有没有DSP+FPGA的产品?什么型号? |
2012-09-25 11:01:08 |
【答】 |
LATTICE 高端系列ECP3系列是包含DSP部分的,本质上FPGA内部的DSP核是很多个硬件乘累加器 |
|
【问】j03128 |
使用你们的产品可以提供技术支持? |
2012-09-25 10:59:40 |
【答】 |
当然可以。我们代理会在设计中提供相关的代码/调试/软件等方面的支持 |
|
【问】2006142108 |
关于PCIE IP有关的资料哪里有啊? |
2012-09-25 10:59:26 |
【答】 |
在lattice官网上搜索PCIE就有相关资料的 |
|
【问】dzcn |
xo2可以跑哪些ip核? |
2012-09-25 10:58:59 |
【答】 |
这是我们XO2相关参考设计的 http://www.latticesemi.com/dynamic/index.cfm?fuseaction=view_documents&document_type=49&sloc=01-01-02-05&source=sidebar |
|
【问】dzcn |
xo2可以跑哪些ip核? |
2012-09-25 10:58:59 |
【答】 |
XO2 硬件EFB 拥有 SPI,I2C,TIMER/COUNTER 功能。如果需要类似于 DDR2,DDR SDRAM 的IP LATTICE 也能提供相应的IP 供您使用。 |
|
【问】Caryleo |
与同类产品相比有没有优越性? |
2012-09-25 10:58:17 |
【答】 |
我们有LVDS接口,UFM,SPI,I2C硬核 |
|
【问】livelei |
刚才说的对SPI I2C进行配置 是在Diamond中还是直接在官网提供的代码中就能实现配置?这个配置是指对硬核的配置么? |
2012-09-25 10:58:13 |
【答】 |
在diamond软件中可以设置,然后需要通过wishbone总线配置,配置代码可以参考官网代码 |
|