高速系统的频率合成和时钟产生
网友 |
问题 |
日期 |
【问】dwwzl |
现在的光纤通信很火啊,是不是趋势呢? |
2013-10-15 10:27:46 |
【答】 |
您好!不同通信方式有各自的应用领域。 |
|
【问】TiTiP |
这个大概得多少钱? |
2013-10-15 10:27:30 |
【答】 |
可以联系ADI授权代理商:http://www.analog.com/zh/corporate/sales-and-distributors/content/sales-and-distributors/fca.html - ADI Apple (11:03:15) |
|
【问】liangd123 |
运用锁相环须注意哪方面的问题啊,老师能否给出锁相环的一些参数指标 |
2013-10-15 10:25:50 |
【答】 |
您好!如研讨会中提到的,主要有输入参考频率,输出频率,信道间隔,锁定时间,相噪性能,杂散性能等。 |
|
【问】junge20081987 |
芯片多少钱啊? |
2013-10-15 10:25:48 |
【答】 |
可以联系ADI授权代理商:http://www.analog.com/zh/corporate/sales-and-distributors/content/sales-and-distributors/fca.html - ADI Apple (11:03:15) |
|
【问】Flora0217 |
使用AD高速芯片时一些无关引脚的处理才合理? |
2013-10-15 10:25:44 |
【答】 |
具体的芯片需要具体分析,主要看数据手册引脚描述。您可以参考这个例子:没有使用AD951x的CLK输入,可以悬空吗? 答,功能上是可以悬空的。但是通常来说,建议将CLK和CLKB引脚通过0.01uF的电容接到DC电源或地上。这样可以防止外部的噪声耦合到器件中。将CLK和CLKB引脚AC到地。 |
|
【问】gsqycx |
切换时间是多少 |
2013-10-15 10:24:46 |
【答】 |
您好!DDS切换时钟最小可到4ns |
|
【问】junge20081987 |
时钟频率什么范围啊 |
2013-10-15 10:24:27 |
【答】 |
根据VCO,频率的范围很广。您可以登陆www.analog.com查找时钟芯片,或联系技术支持,提出您所需要的频率 |
|
【问】ptwang |
什么叫有效参考输入 |
2013-10-15 10:23:59 |
【答】 |
参考输入的频率、幅度满足芯片的要求,并且时钟芯片选择了这个参考,比如有两个参考,时钟芯片可以通过软件选择这个参考。 |
|
【问】ccgzkr |
合成频率的机器误差是多大 |
2013-10-15 10:22:27 |
【答】 |
频率合成器一般指标是相位噪声、杂散等。请问您所说的机器误差是哪个指标? |
|
【问】cdkg |
怎么分频啊?用芯片? |
2013-10-15 10:22:19 |
【答】 |
DDS 有分频的功能,例如,DDS可以输入1GHz,输出0~400MHz的任何频率,有软件控制。PLL有倍频的功能。当然我们也有专用的固定分频器件,例如ADF5000, ADF5001, ADF5002 |
|
【问】panyu0905 |
购买此芯片能否提供全面的技术支持 |
2013-10-15 10:22:13 |
【答】 |
可以的,你可以拨打4006 100 006或者发邮件china.support@analog.com咨询 |
|
【问】dwwzl |
和其他品牌的类似产品比较,有什么优势啊? |
2013-10-15 10:22:09 |
【答】 |
产品使用方便,相位噪声,杂散等性能高,价格合适,技术支持满意度高等等。。 |
|
【问】gsqycx |
官方论坛的网站地址能否打出来 |
2013-10-15 10:21:02 |
【答】 |
http://ezchina.analog.com/welcome |
|
【问】1982liaoxj |
刚才那个评估板软件是对哪个芯片了 |
2013-10-15 10:20:41 |
【答】 |
您好!是AD955X,本次研讨会的slides我们稍后会放到网上,您可以稍后下载阅读。 |
|
【问】shengxia05 |
环路滤波器在实际调试时,怎么根据频谱的状态,调整环路参数。 |
2013-10-15 10:20:40 |
【答】 |
一般根据相位噪声测试曲线,看环路滤波器带宽是否合适,与VCO开环噪声相比较。可以根据VCO与PLL相位噪声交点,确定最合适的环路滤波器带宽。 |
|