Webinar首页 即将举办 按时间点播 按分类点播 按厂商点播 会议流程 问题集锦 在线帮助

选择您想查看的主题研讨会问题集

  • 2024
  • 2023
  • 2022
高速系统的频率合成和时钟产生
网友 问题 日期
【问】1982liaoxj ADC的精度有多高啊 2013-10-15 10:42:34
【答】 您好!具体看哪个ADC
【问】zhajunjun533 安徽有贵公司的办事处吗? 2013-10-15 10:41:44
【答】 目前没有,这里是我们办事处和代理商的联系方式供你参考:http://www.analog.com/zh/corporate/sales-and-distributors/content/sales-and-distributors/fca.html
【问】junge20081987 这些芯片输出的是方波还是正弦波啊? 2013-10-15 10:41:35
【答】 时钟芯片输出各种电平的波形,常用的有CMOS,LVDS,LVPECL等电平。PLL和DDS芯片一般输出正弦波。当然,有些DDS可输出三角波、方波,例如AD9837,AD9838等
【问】liweicheng 倍频系统,分频系统是不是一种算法? 2013-10-15 10:40:28
【答】 DDS是一个分频系统,包括参考时钟部分、相位累加器、相位到幅度的转换单元、以及DAC。主要是硬件组成了系统。
【问】往事 这里的rms是什么 2013-10-15 10:40:20
【答】 您好!RMS表示均方根值。
【问】含情脉脉 SNR表示啥东西都不知道 2013-10-15 10:37:13
【答】 您好!SNR表示信噪比。
【问】liweicheng 还是算法? 2013-10-15 10:36:36
【答】 您好!可以
【问】jsnt1998 倍频是dds,分频是pll吗? 2013-10-15 10:36:27
【答】 DDS是需要高的频率,输出较低的频率,例如AD9910系统时钟是1GHz,可输出0~400MHz的任何频率,功能上是分频。PLL是倍频,将几十MHz的频率倍频到GHz等。
【问】liweicheng 什么决定了系统的高速,是晶振还是处理数据的速度? 2013-10-15 10:36:26
【答】 您好!高速是指在某一特定速度时,PCB的性能会收到显著显著影响。通常是50MHz。
【问】掉落的安静 此技术都可以应用在哪些领域? 2013-10-15 10:36:22
【答】 您好!应用领域Network synchronization Stratum 3E and Stratum 3 reference clocks Wireless base station controllers Cable infrastructure Data communications
【问】liangd123 DDS 的 da输出后的低通滤波器应当如何设计? 2013-10-15 10:36:13
【答】 一般客户可以使用Agilent的ADS软件方便设计。这里也有滤波器设计工具:可登录页面:http://www.microwaves101.com/content/downloads.cfm 下载滤波器设计工具Download Vlad's filter calculator (申明:该工具与本公司无任何关联,建议实验后再用于产品上)
【问】junge20081987 类似的开发板应该挺贵的? 2013-10-15 10:35:55
【答】 您好!相关开发板的报价可以在官网上查询,联系代理商。
【问】昕静 频率合成是怎么实现的呢 2013-10-15 10:34:43
【答】 您好!一般通过PLL和DDS
【问】gsqycx DDS输出的的时钟是否要去耦之类的设计 2013-10-15 10:34:36
【答】 需要使用低通滤波器滤除镜频和时钟的倍频等杂谱。不需要去耦,去耦一般是直流上的一个概念。
【问】hfz1379 电荷泵是什么作用? 2013-10-15 10:33:34
【答】 您好!电荷泵是根据相位差输出电流,通过低通滤波器后控制VCO