高速系统的频率合成和时钟产生
网友 |
问题 |
日期 |
【问】haobo |
在用应用DDS时, 需要注意什么,制作电路板时,有什么要求吗 |
2013-10-15 10:49:55 |
【答】 |
需要注意哪些噪声对DDS会造成影响,例如参考源,电源,地,电路其他芯片。 |
|
【问】elight |
ADI的芯片PLL捕捉时间大约是多少? |
2013-10-15 10:49:24 |
【答】 |
您好!锁相环锁定时间通常由环路带宽,电荷泵电流等决定。 |
|
【问】linghu12001 |
对电源噪声要求高吗? |
2013-10-15 10:49:13 |
【答】 |
您好!有的。通常电源噪声会影响输出相位噪声的性能。 |
|
【问】ptwang |
如果要产生一个信号,采用专用的时钟芯片好,还是采用FPGA好? |
2013-10-15 10:48:40 |
【答】 |
时钟芯片主要优点是抖动低,信号质量高,使用简单 |
|
【问】liangd123 |
最高达到多少HZ |
2013-10-15 10:48:38 |
【答】 |
您好!请问是哪个芯片呢,可查阅相关数据手册 |
|
【问】junge20081987 |
这种芯片一般是SPI接口编程吧? |
2013-10-15 10:48:32 |
【答】 |
您好!大部分产品是SPI控制、 |
|
【问】linghu12001 |
1.0V可以工作吗? |
2013-10-15 10:48:31 |
【答】 |
不清楚 |
|
【问】zxplz |
稳定性怎样 |
2013-10-15 10:48:28 |
【答】 |
您好!稳定性和温漂由参考源决定 |
|
【问】linghu12001 |
电源工作范围呢? |
2013-10-15 10:48:16 |
【答】 |
您好!具体需要查阅相关芯片的数据手册 |
|
【问】buaazyj |
首先非常感谢工程师的报告,想请问一下ADI目前能够做到的最高速的时钟频率是多高/ |
2013-10-15 10:48:15 |
【答】 |
集成VCO的时钟芯片输出频率较高的是2~3GHz,PLL芯片输出的频率取决于VCO频率和反馈RF输入频率ADF41020可以到18GHz。 |
|
【问】jslz |
性能怎么样 |
2013-10-15 10:48:13 |
【答】 |
您好!相关性能在芯片的数据手册中都有测试结果 |
|
【问】liuwenliang |
ADI的时钟芯片一般是不是只有PLL和DDS这两类呢 |
2013-10-15 10:48:10 |
【答】 |
您好!ADI有专门的时钟芯片产品。 |
|
【问】gsqycx |
可以这样理解吗?其实就是一个频率变换器,用以产生不同的频率信号 |
2013-10-15 10:48:08 |
【答】 |
可以这么理解 |
|
【问】supdom |
是否有工作在高温(125℃)下的低抖动时钟产生芯片? |
2013-10-15 10:47:57 |
【答】 |
抱歉,没有这么高温度的 |
|
【问】aaanyone |
PLL倍频,输出速率最高达到多少 |
2013-10-15 10:47:56 |
【答】 |
您好!目前最高频率可以到18GHz。 |
|