高速系统的频率合成和时钟产生
网友 |
问题 |
日期 |
【问】eepwld |
分频和倍频用什么芯片 |
2013-10-15 10:14:54 |
【答】 |
DDS 有分频的功能,PLL有倍频的功能。我们也有专用的固定分频器件,例如ADF5000, ADF5001, ADF5002 |
|
【问】阳光部落 |
为什么提高鉴相频率,会使相位噪声变差 |
2013-10-15 10:14:48 |
【答】 |
在输出频率一定时,提高鉴相频率一般会改善PLL的相位噪声,因为PLL贡献的噪声等于FOM + 10log (fPFD) +20log(fout/fPFD)。 |
|
【问】deepblue123 |
请问测试时要注意哪些地方? |
2013-10-15 10:14:26 |
【答】 |
您好!您想对什么进行测试呢? |
|
【问】jsnt1998 |
驱动电荷泵是模拟的还是数字的啊?能讲下电荷泵的工作原理吗? |
2013-10-15 10:08:46 |
【答】 |
可参考一下ADF4106数据手册PHASE FREQUENCY DETECTOR (PFD) AND CHARGE PUMP部分的介绍 |
|
【问】cat3902982 |
请问下那些通信的参考时钟是怎么算出来的啊? |
2013-10-15 10:07:11 |
【答】 |
您好!根据所需频率和PLL的频率合成原理计算 |
|
【问】gsqycx |
nco含义? |
2013-10-15 10:06:15 |
【答】 |
您好!数控振荡器 |
|